Altair PollEx是一款非常方便好用的PCB设计软件,它的主要用途就是用于电气制造方面,它可以进行验证,设计,查看分析各种信息,帮助用户们在进行相关工作的时候更加的得心应手。软件它的最大亮点就与它拥有非常强大的PCB建模工具,所以用户们在使用它去进行各种设计分析的时候就会非常的方便快捷,并且它的精准能力也是非常的给力,保证用户们能够发现了解到更多的细节,可以说是各位工程师门必不可少的工作软件了,在全新的版本当中新增了许多的功能,对于之前的一些细节问题也解决了,可以带给用户们更加舒适的使用体验,现在软件支持各种不同的图像显示在图稿层或者是物理层,各种格式的图片文件都是支持的,还有着许多新的工具功能等待你来体验,今天小编给大家带来了
Altair PollEx 2021破解版,附带了破解文件可以免费激活软件无限制使用,有兴趣的朋友们可以来试试!
软件特色
1、节省ECAD许可证
通过改进生产相同产品的不同领域的工程师之间的沟通,可以最大程度地提高工作效率。通过共享原理图,PCB和Gerber文件来帮助提供更优质的产品,而无需昂贵的ECAD许可证。
2、在早期设计阶段检测设计错误
设计后发生的各种问题很难解决且成本很高。PCB Verification通过在设计的早期阶段检测制造,组装以及电气缺陷和故障,可以节省大量成本。根据来自积累的客户专业知识的规则来验证设计,从而始终保持最高的设计质量
3、简便,快速,准确的分析
PCB解算器可以在设计的早期阶段解决电气和散热问题。
借助与组件库的轻松链接,基于内置材料库的电路板设置,并结合了2D和3D寄生模型提取分析,求解器可以提供快速而准确的结果。此外,PollEx DFE+通过将分析与验证相结合,提供了一种新的独特解决方案,使工程师能够将当前分析中产生的技术知识整合到下一个PCB设计中。
Altair PollEx 2021安装教程
1、将下载好的Altair PollEx 2021破解版压缩包进行解压得到安装包以及破解补丁;
2、点击安装包开始安装,勾选同意条款;
3、自由选择软件的安装目录;
4、勾选软件快捷桌面方式,方便之后运行;
5、等待安装完成,点击done退出引导;
6、将破解补丁复制到软件根目录下,如图所示;
7、重新打开软件,所有功能全部免费使用;
软件亮点
1、统一零件库
通用的统一零件库支持所有设计过程,使来自不同学科的工程师能够有效地协作进行项目,共享集中在一处的物理,逻辑,热,电气和装配属性数据。
2、原理图设计审查
除行业中性格式外,还可以从所有主要ECAD供应商(包括Cadence,Mentor Graphics,Zuken和Altium)导入设计。它的建模功能支持设计审查,包括原理图和PCB数据之间的比较,因此可以在过程的早期发现并解决故障,而无需昂贵的ECAD许可证。
3、PCB审查,检查和验证
具有无与伦比的读取主要ECAD文件格式的功能和易于使用的应用程序,可促进从事原理图和PCB设计的专家团队的协作。改善电路板布局,并使用仿真工具来驱动设计,以实现信号完整性,电源完整性,EMI漏洞和ESD保护。
在BOM,逻辑和PCB级别上跟踪并通知多学科团队成员设计变更和修订,导出验证结果的智能文档报告,并轻松共享设计更新文档以始终保持最高的设计质量。
4、PCB分析与优化
除了内置的分析功能外,Altair PollEx 还可以导出到其他Altair和第三方物理模拟工具。您可以利用Altair单元来利用我们的求解器来自信地识别和纠正开发早期的设计问题。使用Altair ElectroFlo™进行不需要高级CFD知识的早期热分析。使用Altair SimLab™通过强大且可重复的工作流程自动执行结构应力,振动和跌落测试性能,从而获得快速,准确和一致的结果。使用
Altair Feko™进行详细的EMI/EMC分析。
5、制造设计
通过将制造,安装,镶板和测试数据导出到生产线机械来提高PCB生产效率。超过500种可制造性(DFM)设计检查涵盖了板,组件,钻头,FPCB,封装,焊盘,图案,放置和工具的制造领域。自动化和可定制的测试可以更早地发现潜在的可制造性问题并提高良率。
6、组装和测试设计
提供了一套用于设计PCB的工具,同时考虑了易于组装和线下测试的问题。避免了超过50种的装配设计(DFA)检查是否存在与碰撞,引线,放置,组件和电路板有关的装配问题。
通过将制造,安装,镶板和测试数据导出到生产线机器,提高了PCB制造,组装和线下测试的效率。
新增功能
1、添加功能以导出图层图像
PCB支持导出图稿层和物理层的图像。支持的格式是*.JPG和*.BMP格式。可以从菜单文件–导出到–PollEx PCB中的图像使用该功能。
2、添加功能以支持LPDDR4分析
一种分析LPDDR4的功能,该功能已添加到SI的自动DDR总线分析功能中。LPDDR4时序标准表已添加。
在现有的DDR技术中,作为时序数据和地址总线的测量参考的Vref电压用作固定值,但是LPDDR4中的Vref电压是通过训练过程在IC内部生成的。如果使用了使用分析结果提取Vref_DQ选项,则以JEDEC指定的方式搜索Vref值。对所有IC的数据/地址总线进行分析的结果是,获得了睁大眼睛的电压电平,而Vref值则由它们的中间值确定。如果使用了“使用用户定义的值”选项,则用户可以设置所需的Vref值。
3、将SI替换为HyperSpice Engine
SI的Spice引擎已从Polliwog Spice更改为HyperSPICE,因为仅在同一用户GUI内部更改了Spice引擎。但是,默认的Spice Control Parameter已更改。
4、添加阻抗图的特征
增加了在 DFE+的阻抗检查项目的结果中显示阻抗图的功能。在结果表中单击“阻抗图”按钮后执行阻抗检查后,将显示“阻抗图”对话框。通过使用此菜单,用户可以轻松找到整个BUS整个路径中的阻抗失配区域。
5、添加串扰耦合表映射功能
增加了在 DFE+的“串扰噪声”检查项目的结果中显示“后向串扰系数(kb)”耦合图的功能。在结果表中单击“耦合图”按钮后执行“串扰噪声”检查后,将显示“耦合图”对话框。通过使用此菜单,用户可以轻松找到整个BUS整个路径中串扰容易受到影响的区域。
0条评论