Tanner Tools 2019是由Mentor Graphics公司最新推出的一款集成电路设计软件,也是市面最专业的电子电路设计软件,被广泛利用于电路模拟分析、原理图捕捉、电子设计等领域,集合了实用的L-Edit,DRC,SPR,Extract,LVS以及W-Edit,S-Edit等工具插件,能够提高电路设计师的工作效率并减少错误事件。Tanner Tools可以说是电子设计自动化(EDA)领域的技术领导者,提供软件和硬件设计解决方案,使公司能够更快、更经济地开发更好的电子产品。公司提供创新的产品和解决方案,帮助工程师克服在日益复杂的电路板和芯片设计世界中面临的设计挑战。与上一版本相比,tanner tools 2019功能进行了全面升级和优化,比如在S.Edit模块中,提供对通过参数化电源/接地符号或网络标签定义的继承连接的支持。在L.Edit模块中,包含两个全新功能,包含在文档中,但需要调用一个键。这些是新的统一库管理器,以及称为Layout Forge的布局加速工具。anner EDA软件AMS IC设计流程具有其独特的优势,它提供了紧密集成的混合信号设计套件,设计周期极短、性价比高,特别适合物联网和基于项目的设计,使用将为用户带来丰富的工具和功能,让您轻松输入原理图,加快工作效率,进一步为公司带来更多的收益。
安装破解教程
1、下载好主程序,解压出来后运行主程序开始安装。
2、选择好安装路径与目标文件位置,点击下一步。
3、勾选上软件必备的产品组件。
4、来到用户许可协议界面中,直接点击同意即可。
5、点击安装开始安装。
6、安装进行中,需要些时间请耐心等待。
7、好了成功安装,先别急着运行软件。
8、回到文件包,右键管理员身份运行MentorKG.exe,会自动生成LICENSE.TXT,保存在一个指定位置,比如安装目录下。
9、右键我的电脑——>属性——>高级系统设置——>环境变量,创建系统环境变量。
变量名:LM_LICENSE_FILE
变量值:指向LICENSE.TXT路径
10、最后启动软件,即可体验所有功能。
全新功能
一、S.Edit
1、继承的连接S-Edit现在提供对通过参数化电源/接地符号或网络标签定义的继承连接的支持。
2、符号和示意图中的图像现在可以将图像插入符号和示意图中。这可以用于创建更详细的符号,也可以用于在示意图中添加注释或文档。Windows@支持位图和矢量格式。Linux仅支持位图格式。
3、AFS和EZWave集成现在,S-Edit已与AFS,EIdo和EZwave集成在一起,以在整个Linux环境中提供仿真设置,启动,交叉探测和反向标注支持。现在,使用PSF输出格式的Windows上的S-Edit和Linux上的AFS/EZWave也支持设置和启动,交叉探测和向后注释。反向注释支持包括DC OP V/l,AC小信号,模型参数,设备AC小信号参数表和设备参数反向注释。
二、L.Edit
1、Layout ForgeLayout Forge是生产力提高的工具,适用于模拟布局设计人员执行设备级别的布局和布线,从而可以完全控制布局和布线。Layout Forge可以识别原理图中的差分对,放大器和电流镜,并自动在布局中生成放置和布线的单元。设计人员可以在瞬间中心的帮助下自定义设备的放置,并可以自定义工艺路线。
版本包含两个全新功能,包含在文档中,但需要调用一个键。这些是新的统一库管理器,以及称为Layout Forge的布局加速工具。如果您有兴趣使用这两种功能,请与您的销售现场应用工程师联系。他们可以代表您管理请求。
2、AbutmentParameterized单元格邻接可以允许参数化单元格的实例在邻接时调整其几何形状以占据最小面积。例如,如果一个n沟道MOSFET的两个实例共享相同的源极或漏极,则基台将重新生成实例,以去除额外的触点并使这两个器件彼此非常靠近。基台将检查有效的连接,相同类型或类别的设备,并确保LVS清洁结果。必须由PDK中的铸造厂启用参数化的单元桥台。
3、增强的TCL支持L-Edit已增强了TCL接口,用于执行基于C的UPl功能。这暴露了用于命令行执行或脚本编写的大量UPl函数。
三、3、 Library Manager tool
库管理器工具是Tanner工具套件中的一个新应用程序。库管理器提供了一个统一的界面,用于同时在布局和示意图视图上执行操作。库管理器对库,单元和视图执行许多操作,包括:
1、创建,复制,重命名,添加和删除库,单元格和视图。
2、用不同的父代替换实例。
3、查看和编辑属性。·查看和编辑类别。
4、执行版本控制操作,包括更新,提交,还原和查看历史记录。
5、打开视图以在L-Edit工具和S-Edit工具中进行编辑。
软件特色
1、完整的IC设计捕捉环境
Tanner S-Edit是一个易于使用的设计环境,用于原理图捕获和设计输入。它为您提供了处理最复杂的混合信号IC设计捕获所需的功能。S-Edit与Tanner T-Spice,Analog FastSPICE™(AFS)或Eldo®仿真器,Tanner L-Edit IC布局工具以及
Calibre®LVS和PEX工具紧密集成。S-Edit通过优化您的生产率并加快将概念应用于硅的速度,可以帮助您满足当今快速发展的市场的需求。更快的设计周期为您提供了向最佳解决方案过渡的更多灵活性,从而节省了更多时间和资源来进行工艺角确认。结果是减少了下游风险,提高了产量并缩短了上市时间。
2、最复杂的混合信号IC设计的原理图捕获
总线支持加快了混合信号设计的创建
先进的阵列支持可轻松创建和编辑具有重复块的存储器,图像或电路
具有快速固定(热点)功能的橡皮筋连通性编辑功能可加快设计修改速度
S-Edit在设计过程中实时显示评估的参数; 可以显示或评估具有基于其他电路参数的公式的参数
自动生成符号使您可以轻松地从原理图创建符号并同步所有更改
所有操作均可通过TCL / Tk命令语言完全编写脚本
可记录的脚本使您能够自动化任务或扩展工具以满足特定于应用程序的需求
可重播的日志可在网络或硬件出现意外故障时进行恢复
S-Edit在突出显示层次结构时执行网络突出显示并保持网络突出显示
口径RVE在原理图,布局和LVS报告之间进行交叉探测以突出显示网络或设备
原理图ERC使您可以检查设计中是否存在常见错误,例如未驱动的网络,未连接的引脚以及由多个输出驱动的网络。 设计检查是完全可配置的,包括自定义验证脚本
3、与仿真紧密集成
从原理图捕获环境中驱动模拟器。这样就可以直接在原理图上查看工作点结果,查看设备的小信号参数,查看模型参数以及执行波形交叉探测以查看节点电压以及设备端子电流或电荷。
S-Edit为电路设计,仿真,分析和调整的迭代循环创建了高效流程。专注于设计而不是数据处理,从而加快了设计过程。
4、与第三方工具和旧版数据轻松互操作
S-Edit从第三方工具中以本机OpenAccess或EDIF进行读取,并自动转换原理图和属性以无缝集成遗留数据
网表可以以灵活的,用户可配置的格式导出,包括SPICE和CDL变体,EDIF,结构性Verilog 以及结构化的VHDL
S-Edit中的库支持最大限度地重用了以前项目中开发的或从第三方供应商处导入的IP
5、强大且易于使用的界面
S-Edit使前端设计的捕获更轻松,更高效
完全由用户可编程的设计环境使您可以重新映射热键,创建新的工具栏以及根据自己的喜好自定义视图-所有这些都在简化的GUI中
完整的用户界面 支持多种语言,包括英语,日语,简体中文和繁体中文
S-Edit提供Unicode支持; 所有用户数据都可以输入国际字符集。ird-PartyTools and Legacy Data
S-Edit从第三方工具中以本机OpenAccess或EDIF进行读取,并自动转换原理图和属性以无缝集成遗留数据
网表可以以灵活的,用户可配置的格式导出,包括SPICE和CDL变体,EDIF,结构性Verilog 以及结构化的VHDL
S-Edit中的库支持最大限度地重用了以前项目中开发的或从第三方供应商处导入的IP
6、具有成本效益
S-Edit提供了理想的性能成本比,使您可以最大化项目中的设计人员人数
由于S-Edit在Windows®和Linux平台上运行,因此设计人员可以在具有成本效益的工作站或 笔记本电脑 这意味着您可以随身携带您的工作,甚至在家中,也可以继续工作,以满足上市时间的压力
提供两种配置:完整的原理图编辑器和原理图查看器
模块介绍
一、S-Edit
S-Edit原理图捕获可在处理最复杂的IC设计时提高您的设计生产率。这种强大的环境支持在网络和设备级别进行原理图,布局和LVS报告之间的快速64位渲染和交叉探测。
1、行业标准支持,包括紧密的SPICE仿真集成和波形交叉探测
2、Tanner Tools在原理图中直接查看工作点仿真结果
3、带有网络/设备突出显示的原理图,布局和LVS报告之间的交叉探测
4、Tanner Tools可配置原理图电气规则检查(ERC)
5、先进的阵列和总线支持
6、与L-Edit IC集成以加快布局和ECO工艺
二、T-Spice
T-Spice仿真器是工具套件的一部分,可以轻松地与流程中的其他设计工具集成,并且与行业领先的标准兼容。它通过高级建模,多线程支持,设备状态绘图,实时波形查看和分析以及用于简单SPICE语法创建的命令向导,提高了仿真精度。
1、快速,准确的模拟/混合信号电路仿真,支持多线程
2、通过虚拟数据测量,参数扫描,蒙特卡洛,DC/AC和瞬态分析来准确表征电路行为
3、支持Levenberg-Marquardt非线性优化器,绘图语句和参数定义,以及位或总线逻辑波形输入
4、业内总拥有成本最低
三、Waveform Viewer
Waveform Viewer(以前称为W:Edit)提供了直观的多窗口,多图表界面,可轻松查看高度可配置格式的波形和数据。
1、动态链接到T-Spice仿真和S-Edit原理图捕获
2、直接在原理图编辑器中进行波形交叉探测
3、轻松处理大型(10GB+)数据文件
4、根据其他迹线的数学表达式创建新迹线,以进行高级分析并轻松与测量数据进行比较,以最大,最小,平均,相交,均方根,均方根/过冲,幅度,误差,交叉,延迟,周期,频率,上升/下降时间,抖动,脉冲宽度,建立时间,积分,微分,占空比和压摆率。
四、Designer
Designer是一个模拟验证管理工具,可跟踪项目的所有模拟。该工具将模拟结果显示在方便的仪表板上,使团队可以快速查看哪些块通过或未通过规格并监视验证进度。该工具与S-Edit,T-Spice,Eldo和Waveform Viewer完全集成。
每次运行模拟时,Designer都会自动将测量结果发送到Microsoft Excel工作簿,从而使团队能够无限灵活地捕获规格要求,指定公式以计算模块是否符合规格并生成自定义报告。该团队可以立即开始管理模拟验证,而无需使用任何工具,也无需使用专有工具语言。
五、Digital Implementer
由Oasys综合和Nitro布局和路线引擎提供支持的数字实现器(TDI)已集成到的物理布局工具L-Edit中,以解决“顶部模拟”设计数字需求的物理实现。越来越多的模拟设计正变得数字化,从而产生更多的数字内容来增强模拟功能,例如自动校准和更多的可编程性。
L-Edit中的Digital Implementer集成是理想的经济高效,易于使用的数字综合和布局布线解决方案。
六、Eldo RF
将混合信号仿真扩展到RF域,Eldo RF通过采用一组专用算法来准确,有效地处理这些应用中的低功率信号,为连接的传感器和物联网市场中的无线应用提供了可靠的RF验证。Eldo RF扩展了Eldo仿真器的功能,以提供广泛的分析功能,一组RF专用功能以及适用于各种电路类型的一组强大的优化功能。
1、Tanner Tools用于无线应用的全芯片RF IC验证
2、无缝集成到Mentor Graphics和其他领先的IC设计流程中
3、PLL和频率合成器的闭环相位噪声分析
4、包含数千个元素的大型RF IC设计的多音稳态分析
5、射频/基带划分的调制稳态分析
6、适用于所有无线标准的数字调制源库
7、强非线性信号分析
8、内置优化功能
1条评论
陕西省西安市电信 网友
好好好